×

آموزش طراحی واحد پردازشگر مرکزی در معماری کامپیوتر (رایگان)

آموزش طراحی واحد پردازشگر مرکزی در معماری کامپیوتر (رایگان)

تعداد دانشجو
۴۲ نفر
مدت زمان
۱ ساعت و ۲ دقیقه
هزینه آموزش
رایگان!
محتوای این آموزش
آموزش طراحی واحد پردازشگر مرکزی در معماری کامپیوتر (رایگان)

در این آموزش ابتدا به مبانی درس معماری کامپیوتر می پردازیم. در واقع ابتدا مروری بر مطالب مهم درس مدار منطقی که در معماری کامپیوتر مهم هستند، داریم. در ادامه بحث مهم انتقال ثبات را با مثال های متنوع بصورت کامل ارایه می کنیم. مباحث طراحی واحد کنترل، واحد محاسبه و منطق، کنترل ریز برنامه نویسی شده، استفاده از حافظه نانو که همواره مورد نظر طراحان در کنکور کارشناسی ارشد بوده است، بطور کامل تشریح شده اند که در هیچ منبع آموزشی دیگری نظیر آن یافت نمی شود.

آموزش طراحی واحد پردازشگر مرکزی در معماری کامپیوتر (رایگان)

مدت زمان
۱ ساعت و ۲ دقیقه
هزینه آموزش
رایگان!
مدرس
منوچهر بابایی

کارشناس ارشد مهندسی کامپیوتر - نرم افزار

مهندس منوچهر بابایی، کارشناس ارشد مهندسی کامپیوتر - نرم افزار با زمینه تحقیقاتی هوش مصنوعی هستند. ایشان سابقه آموزشی زیادی در تدریس دروس دانشگاهی رشته مهندسی کامپیوتر و فناوری اطلاعات دارند و در این زمینه کتاب‌ هایی برای دروس معماری کامپیوتر و ساختمان گسسته تالیف نموده‌اند. ایشان بر زبان‌ های برنامه نویسی سی، سی پلاس پلاس، سی شارپ، جاوا و متلب تسلط داشته و در مراکز آموزشی معتبر در این موضوعات تدریس نموده اند.

توضیحات تکمیلی

در این آموزش ابتدا ما به مبانی درس معماری کامپیوتر می پردازیم، در واقع ابتدا مروری بر مطالب مهم درس مدار منطقی که در معماری کامپیوتر مهم هستند، داریم. در ادامه بحث مهم انتقال ثبات را با مثال های متنوع بصورت کامل ارایه می کنیم، مباحث طراحی واحد کنترل، واحد محاسبه و منطق، کنترل ریز برنامه نویسی شده، استفاده از حافظه نانو که همواره مورد نظر طراحان در کنکور کارشناسی ارشد بوده است، بطور کامل تشریح شده اند که در هیچ منبع آموزشی دیگری نظیر آن یافت نمی شود.

در این آموزش مبحث پردازش موازی پایپ لاین و کارایی با تکیه بر منابع معتبری مانند کتاب های پترسون و استالینگز بصورت کامل تشریح شده اند. همچنین مبحث حافظه با مثال های متنوع و متعدد در این آموزش بصورت کاملا تشریحی و مفهومی ارایه شده است. چون در این درس تشریح راه حل و مراحل حل مسایل بسیار مهم است، لذا استفاده از یک آموزش مثال محور همراه با توضیح مراحل مختلف حل بسیار کمک کننده خواهد بود.

این آموزش رایگان بخشی از آموزش معماری کامپیوتر با رویکرد حل مساله است. برای کسب اطلاعات بیشتر و استفاده از این آموزش بر روی این لینک (+) کلیک کنید.

فهرست سرفصل ها و رئوس مطالب مطرح شده در این مجموعه آموزشی، در ادامه آمده است:
  • طراحی واحد پردازشگر مرکزی
    • ارتباط ثبات ها با ALU
    • سازمان پشته – استفاده از پشته
    • انواع دستورالعمل ها
    • روش های آدرس دهی
    • دستورالعمل های انتقال و دستکاری داده ها – منطقی
    • وقفه – فراخوانی و بازگشت از زیربرنامه ها
    • کامپیوترهای RISC،CISC
    • دریچه های ثباتی همپوشان

آنچه در این آموزش خواهید دید:

برنامه آموزشی مورد تائید فرادرس
فایل PDF یادداشت‌ های ارائه مدرس




آموزش طراحی واحد پردازشگر مرکزی در معماری کامپیوتر
جهت شروع مطالعه و یادگیری نیاز است بعد از ورود (+) و یا عضویت (+) بر روی دکمه «شروع یادگیری» کلیک کنید.

اطلاعات تکمیلی

نام آموزش آموزش طراحی واحد پردازشگر مرکزی در معماری کامپیوتر (رایگان)
ناشر فرادرس
کد آموزش FVSFT112J
مدت زمان ۱ ساعت و ۲ دقیقه
زبان فارسی
نوع آموزش آموزش ویدئویی (نمایش آنلاین + دانلود)
حجم دانلود ۶۱ بایت (کیفیت ویدئو HD با فشرده سازی انحصاری فرادرس)



آموزش‌های پیشنهادی برای شما



نظرات

در حال حاضر، دیدگاهی برای این آموزش ثبت نشده است.
برچسب‌ها:
Arithmetic and logic programming | Array Processor | ASM Chart | Assembler | Assembly Language | Associative memory | BCD | Binary counters | Boolean | Booth algorithm | Code instructions | Computer Architecture | Cycle instructions | Decoder | Digital computer | Direct mapping | Direct memory access | Division algorithm | DMA | Flip-flop | floating point | Format Guidelines | full associtive mapping | Hazard in pipe line | Input-Output interrupt | integrated circuits | Logic gates | Machine Language | memory | Memory hierarchy | memory interleaving | Memory Unit | micro programed memort | microprograming control restoring algorithm | Multiplexer | Multiplication algorithm | nanoprogramed | non-restoring algorithm | pageing | paralell processing | Parallel processing | Pipeline | Pipeline RISC | RAM | Ring in programming RISC computer | RISC and CISC | RTL | Segmentation | set associtive mapping | Solidarity cache | Stack | Timing Control | Vector processing | Virtual memory | آشکارسازی خطا | ارتباط و همگامی بین پردازنده ها | اسمبلر | اعداد ممیز شناور | الگوریتم تقسیم | الگوریتم ضرب | الگوریتم ضرب بوث | انباره | انتقال ثبات | انتقال غیرهم زمان داده | انتقال گذرگاهی و حافظه ای | انتقال و دستکاری داده ها | پایپ لاین | پردازش برداری | پردازش خط لوله ای | پردازش موازی | پردازش موازی-پردازش برداری | پردازنده ورودی و خروجی (IOP) | تبادل اطلاعات سری | تقسیم بازیابی | تقسیم غیربازیابی | ثبات | جبر بول | جمع و تفریق | جمع و تفریق BCD | چارت ASM | چندپردازنده | حافظه | حافظه اصلی | حافظه انجمنی | حافظه برگ برگ | حافظه تداعی گر | حافظه تداعیگر | حافظه کمکی | حافظه مجازی | حافظه میکرو | حافظه نانو | خط لوله حسابی | خط لوله دستورالعمل | خط لوله کامپیوتر RISC | خظ لوله | داوری بین پردازنده ها | دریچه های ثباتی همپوشان | دستورالعمل های ارجاع به حافظه | دستورالعمل های کامپیوتر | دستیابی مستقیم به حافظه | دستیابی مستقیم به حافظه (DMA) | دیکدر | روش پس نویسی | روش کامل نویسی | روش کویین مک کلاسکی | روش های آدرس دهی | ریزعمل | ریزعمل های حسابی | ریزعمل های منطقی | زبان اسمبلی | زبان انتقال ثبات | زبان ماشین | زمانبندی کنترل | زیرروال | ساختارهای اتصالات متقابل | سازمان پشته | سازمان ثبات های عمومی | سازمان حافظه | سخت افزار | سخت افزار مدیریت حافظه | سلسله مراتب حافظه | سیکل دستورالعمل | شمارنده | شیفت رجیستر | شیوه های انتقال | صفحه بندی | عمل های حسابی ممیز شناور | فلیپ فلاپ | قالب دستورالعمل ها | قطعه بندی | کامپیوتر پایه | کامپیوتر کم دستور RISC | کنترل ریزبرنامه نویسی شده | گیت های منطقی | متمم | مخاطرات در خط لوله | مدارهای مجتمع | مدارهای منطقی | معماری کامپیوتر | مکمل | موریس مانو | مولتی پلکسر | نگاشت مجموعه انجمنی | نگاشت مستقیم | نمایش ممیز-ثابت | نمایش ممیز-شناور | همبستگی حافظه کش | واحد حساب ده دهی | واحد حساب و منطق و شیفت | واحد کنترل مرکزی | واحد مرکزی پردازش | واسطه ورودی-خروجی | ورودی-خروجی | وسایل جانبی | وقفه | وقفه اولویت دار
مشاهده بیشتر مشاهده کمتر

×
فهرست جلسات ۰ جلسه ویدئویی