×

آموزش ساختارهای زبانی VHDL (رایگان)

آموزش ساختارهای زبانی VHDL (رایگان)

تعداد دانشجو
۴۵ نفر
مدت زمان
۵۵ دقیقه
هزینه آموزش
رایگان!
محتوای این آموزش
۱ بازخورد (مشاهده نظرات)
آموزش ساختارهای زبانی VHDL (رایگان)

FPGA ها تراشه هایی قابل برنامه ریزی هستند که ابزاری قدرتمند در انجام کارهایی نظیر: طراحی و پیاده سازی سیستم های پردازش موازی، سیگنال و تصویر، سیستم های مخابراتی، کامپیوتری، محاسباتی، هوش مصنوعی و همچنین Prototype قبل از طراحی ASIC هستند. این تفاوت به دلیل تغییر دیدگاه از برنامه نویسی نرم افزاری در پردازنده های عادی، با معماری ثابت و غیرقابل تغییر به برنامه نویسی برای ایجاد سخت افزار در FPGA / CPLD است. بنابراین، یادگیری حداقل یکی از زبان های توصیف سخت افزار (HDL) امری ضروری محسوب می شود که یکی از کامل ترین و بهترین آن ها VHDL است.

آموزش ساختارهای زبانی VHDL (رایگان)

مدت زمان
۵۵ دقیقه
هزینه آموزش
رایگان!
۱ بازخورد (مشاهده نظرات)
مدرس
میکائیل بهمنی

کارشناس ارشد مهندسی برق - سیستم های الکترونیک دیجیتال

از موضوعات مورد علاقه ایشان می توان به طراحی سیستم های الکترونیکی دیجیتال و آنالوگ، طراحی مبتنی بر FPGA، هوش مصنوعی و یادگیری ماشین، پردازش سیگنال، برنامه نویسی و پردازش موازی (CPU, GPU) اشاره نمود. از طرفی ایشان سابقه انجام پروژه های صنعتی، مشاوره تحصیلی و تدریس را نیز در کارنامه خود دارند.

توضیحات تکمیلی

FPGA ها تراشه هایی قابل برنامه ریزی هستند که ابزاری قدرتمند در انجام کارهایی نظیر: طراحی و پیاده سازی سیستم های پردازش موازی، سیگنال و تصویر، سیستم های مخابراتی، کامپیوتری، محاسباتی، هوش مصنوعی و همچنین Prototype قبل از طراحی ASIC هستند.

این تفاوت به دلیل تغییر دیدگاه از برنامه نویسی نرم افزاری در پردازنده های عادی، با معماری ثابت و غیرقابل تغییر به برنامه نویسی برای ایجاد سخت افزار در FPGA / CPLD است. بنابراین، یادگیری حداقل یکی از زبان های توصیف سخت افزار (HDL) امری ضروری محسوب می شود که یکی از کامل ترین و بهترین آن ها VHDL است.

ما در این آموزش قصد داریم تا ساختارهای زبانی VHDL را مورد بحث و بررسی قرار دهیم.

این آموزش رایگان بخشی از آموزش برنامه نویسی VHDL (زبان توصیف سخت افزار) در نرم افزار ISE می باشد. برای کسب اطلاعات بیشتر و استفاده از این آموزش بر روی این لینک (+) کلیک کنید.

فهرست سرفصل ها و رئوس مطالب مطرح شده در این مجموعه آموزشی، در ادامه آمده است:
  • ساختارهای زبانی VHDL
    • عبارت های شرطی Concurrent شامل When-else و With-Select
    • بررسی برخی دیگر از اپراتورهای موجود در VHDL
    • Component Instantiation & Binding یا نمونه سازی
    • For – Generate
    • For – If – Generate
    • ایجاد اعداد Random
    • آشنایی با پکیج math-real
    • Direct Instantiation & Binding

پیش نیاز

آشنایی با یکی از زبان های برنامه نویسی

آنچه در این آموزش خواهید دید:

برنامه آموزشی مورد تائید فرادرس
فایل برنامه ها و پروژه های اجرا شده
فایل PDF یادداشت‌ های ارائه مدرس

نرم افزارهای مرتبط با آموزش

Xilinx ISE 14.7 ,ModelSim




ساختارهای زبانی VHDL (بخش یکم)
جهت شروع مطالعه و یادگیری نیاز است بعد از ورود (+) و یا عضویت (+) بر روی دکمه «شروع یادگیری» کلیک کنید.

اطلاعات تکمیلی

نام آموزش آموزش ساختارهای زبانی VHDL (رایگان)
ناشر فرادرس
کد آموزش FVEE9601S05
مدت زمان ۵۵ دقیقه
زبان فارسی
نوع آموزش آموزش ویدئویی (نمایش آنلاین + دانلود)
حجم دانلود صفر بایت (خالی) (کیفیت ویدئو HD با فشرده سازی انحصاری فرادرس)






نظرات

احمد
احمد

عالی بود
پاسخ به نظر

برچسب‌ها:
FPGA | Logic ها در VHDL | ModelSim | Object ها در VHDL | Resolution Function | std.textio | vhdl | Xilinx ISE | ایجاد Library در نرم افزار ISE | ایجاد Package در نرم افزار ISE | برنامه نویسی VHDL | روش های برنامه ریزی PLD | زبان VHDL | زبان توصیف سخت افزار | زبان سخت افزاری VHDL | ساختارهای زبانی VHDL | ساختارهای کد نویسی در VHDL | طراحی آسنکرون | طراحی سنکرون | طراحی سیستم های الکترونیکی | قواعد نام گذاری در VHDL | کاربردهای PLD | محاسبات موازی | محیط شبیه ساز نرم افزار ISE | مدارهای منطقی | مقایسه زبان VHDL و زبان Verilog | منطق ها در VHDL | نرم افزار ISE | نرم افزار ISim | نرم افزار ModelSim | نمایش اعداد در FPGA | ویژگی ها PLD | ویژگی های PLD
مشاهده بیشتر مشاهده کمتر

×
فهرست جلسات ۰ جلسه ویدئویی